<?xml version="1.0" encoding="utf-8"?>
<rss version="2.0">
  <channel>
    <title>半导贴吧 - EDA/IP</title>
    <link>https://www.bdtb6666.com/forum-26-1.html</link>
    <description>Latest 20 threads of EDA/IP</description>
    <copyright>Copyright(C) 半导贴吧</copyright>
    <generator>Discuz! Board by Comsenz Inc.</generator>
    <lastBuildDate>Thu, 16 Apr 2026 22:50:56 +0000</lastBuildDate>
    <ttl>60</ttl>
    <image>
      <url>https://www.bdtb6666.com/static/image/common/logo_88_31.gif</url>
      <title>半导贴吧</title>
      <link>https://www.bdtb6666.com/</link>
    </image>
    <item>
      <title>解析先进半导体设计中 EDA IP 的协同应用</title>
      <link>https://www.bdtb6666.com/thread-529-1-1.html</link>
      <description><![CDATA[‌先进半导体设计中的EDA与IP协同：驱动芯片创新的双引擎‌在半导体行业迈向3nm、2nm乃至更先进制程的今天，芯片设计的复杂度呈指数级增长。传统的设计方法已难以满足市场需求，而‌电子设计自动化（EDA）工具‌与‌半导体知识产权（IP）核‌的深度协同，正在成为突破技 ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Sun, 23 Mar 2025 10:07:49 +0000</pubDate>
    </item>
    <item>
      <title>EDA IP 如何赋能半导体设计的创新突破</title>
      <link>https://www.bdtb6666.com/thread-528-1-1.html</link>
      <description><![CDATA[‌EDA IP：半导体设计创新的“加速引擎”与“破局之钥”‌在摩尔定律逐渐放缓、芯片复杂度指数级攀升的今天，半导体行业正面临前所未有的挑战：如何以更低的成本、更快的速度实现性能、功耗和面积的突破？在这一背景下，‌EDA IP（电子设计自动化知识产权模块）‌正从幕 ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Sun, 23 Mar 2025 10:07:29 +0000</pubDate>
    </item>
    <item>
      <title>芯片DFM设计</title>
      <link>https://www.bdtb6666.com/thread-409-1-1.html</link>
      <description><![CDATA[芯片DFM设计：从设计到制造的“可制造性”优化指南在芯片设计中，‌DFM（Design for Manufacturing，可制造性设计）‌ 是确保芯片顺利流片、提升良率的关键环节。随着工艺节点不断微缩（如5nm、3nm），制造中的物理效应（如光刻误差、工艺变异）对设计的影响愈发显著。 ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Fri, 21 Mar 2025 09:00:56 +0000</pubDate>
    </item>
    <item>
      <title>RISC-V：芯片界的“安卓系统”，为什么它可能改变未来？</title>
      <link>https://www.bdtb6666.com/thread-340-1-1.html</link>
      <description><![CDATA[一句话解释RISC-V：‌‌“芯片设计的开源说明书”‌。‌R‌educed ‌I‌nstruction ‌S‌et ‌C‌omputer - ‌V‌（第五代精简指令集计算机架构）
就像盖房子需要设计图一样，芯片也需要一套“指令集”（计算机能理解的命令清单）。RISC-V是一套完全开源、免费的指令集 ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Mon, 17 Mar 2025 02:24:34 +0000</pubDate>
    </item>
    <item>
      <title>‌⚛️ 量子隧穿效应：微观世界的「穿墙术」</title>
      <link>https://www.bdtb6666.com/thread-326-1-1.html</link>
      <description><![CDATA[‌⚛️ 量子隧穿效应：微观世界的「穿墙术」‌
‌——颠覆经典物理的幽灵现象，如何卡住芯片制程脖子又点燃科技革命？‌[hr]‌🔍 什么是量子隧穿效应？‌在经典物理中，人撞墙只会被反弹，但‌量子世界存在「穿墙」可能‌：当微观粒子（如电子）遇到能量势垒时，即使动 ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Sat, 15 Mar 2025 05:48:07 +0000</pubDate>
    </item>
    <item>
      <title>‌🚀 摩尔定律：60年芯片革命的「第一性原理」</title>
      <link>https://www.bdtb6666.com/thread-325-1-1.html</link>
      <description><![CDATA[‌🚀 摩尔定律：60年芯片革命的「第一性原理」‌
‌——从晶体管翻倍到人类算力狂飙，一部写在硅片上的技术史诗‌[hr]‌🔍 什么是摩尔定律？‌1965年，英特尔创始人戈登·摩尔在论文中预言：‌「集成电路上的晶体管数量，每18-24个月翻一番」‌。这个看似简单的指数增长 ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Sat, 15 Mar 2025 05:38:08 +0000</pubDate>
    </item>
    <item>
      <title>7纳米以下工艺的隐形挑战：电磁干扰与寄生效应如何重塑芯片设计</title>
      <link>https://www.bdtb6666.com/thread-284-1-1.html</link>
      <description><![CDATA[7纳米以下工艺的隐形挑战：电磁干扰与寄生效应如何重塑芯片设计随着半导体工艺进入7纳米及以下节点，芯片性能提升的同时，电磁干扰（EMI）和寄生效应带来的制约愈发显著。这些微观尺度下的物理现象已成为制约先进制程发展的关键瓶颈，需通过多维创新突破技术边界。[hr] ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Tue, 11 Mar 2025 11:37:40 +0000</pubDate>
    </item>
    <item>
      <title>芯片设计：从概念到实体的技术探秘</title>
      <link>https://www.bdtb6666.com/thread-283-1-1.html</link>
      <description><![CDATA[芯片设计：从概念到实体的技术探秘——集成电路设计的核心流程与创新突破一、芯片设计全流程解析芯片设计遵循高度结构化的开发流程，主要包含以下核心阶段：
[*]系统规格制定‌
根据市场需求定义芯片功能、性能及物理参数，形成技术文档（Spec）。例如通信芯片需明确频 ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Tue, 11 Mar 2025 11:30:23 +0000</pubDate>
    </item>
    <item>
      <title>集成电路EDA设计概述</title>
      <link>https://www.bdtb6666.com/thread-258-1-1.html</link>
      <description><![CDATA[集成电路EDA设计概述
一、定义与范畴
EDA（Electronic Design Automation，电子设计自动化）指利用计算机辅助技术完成集成电路（IC）全流程设计的工具与方法，涵盖功能设计、逻辑综合、物理实现、验证及制造等环节‌。其技术范畴包括电路仿真、版图设计、设计规则检查（ ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Sat, 08 Mar 2025 06:05:08 +0000</pubDate>
    </item>
    <item>
      <title>芯片研发过程介绍</title>
      <link>https://www.bdtb6666.com/thread-254-1-1.html</link>
      <description><![CDATA[‌芯片研发过程‌是一个复杂且多阶段的过程，主要包括以下几个关键步骤：


[*]‌芯片企划阶段‌：在这一阶段，研发团队会进行市场调研、用户需求分析和竞争对手分析，以确定芯片的目标市场、功能需求和竞争策略。这一步骤类似于企业在开设新产品前的市场调研过程‌。
[ ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Fri, 07 Mar 2025 08:08:55 +0000</pubDate>
    </item>
    <item>
      <title>klayout软件</title>
      <link>https://www.bdtb6666.com/thread-219-1-1.html</link>
      <description><![CDATA[‌KLayout软件主要用于查看和编辑版图文件，特别是GDS和OASIS格式的文件‌。它是一个免费的开源电子设计自动化（EDA）工具，适用于半导体设计和制造领域‌。

KLayout的主要功能包括：

[*]‌查看和编辑版图文件‌：用户可以使用KLayout查看和简单修改版图文件，支持GDS ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Thu, 20 Feb 2025 10:54:02 +0000</pubDate>
    </item>
    <item>
      <title>芯片的晶体管的作用</title>
      <link>https://www.bdtb6666.com/thread-189-1-1.html</link>
      <description><![CDATA[📱 你的手机里藏着几十亿个\&quot;开关\&quot;？—— 聊聊改变世界的晶体管你知道吗？你每天用的手机里，藏着比银河系星星还多的微型开关？这些肉眼看不见的小家伙叫做晶体管，正是它们让现代科技奇迹成为可能。一、从灯泡到芝麻粒的进化史
在晶体管诞生前（1947年以前），电子设备 ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Mon, 10 Feb 2025 07:17:24 +0000</pubDate>
    </item>
    <item>
      <title>芯片设计规则</title>
      <link>https://www.bdtb6666.com/thread-159-1-1.html</link>
      <description><![CDATA[]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Thu, 16 Jan 2025 01:46:00 +0000</pubDate>
    </item>
    <item>
      <title>芯片的7nm ，5nm是指什么</title>
      <link>https://www.bdtb6666.com/thread-155-1-1.html</link>
      <description><![CDATA[芯片的5nm、7nm说白了就是芯片内部晶体管之间的宽度。而数值越小，意味着技术越先进，所以它是很重要的。
1、5nm、7nm指的是宽度
在芯片之中，有非常多的晶体管，而每一个晶体管的宽度，也就会用5nm、7nm这样的方式表达出来，说专业点的话就是“制程”。“nm”是一个单 ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Mon, 13 Jan 2025 10:10:13 +0000</pubDate>
    </item>
    <item>
      <title>R&amp;D</title>
      <link>https://www.bdtb6666.com/thread-122-1-1.html</link>
      <description><![CDATA[R&amp;D]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Tue, 19 Nov 2024 01:12:50 +0000</pubDate>
    </item>
    <item>
      <title>evt dvt pvt mp代表什么阶段</title>
      <link>https://www.bdtb6666.com/thread-121-1-1.html</link>
      <description><![CDATA[1、EVT指工程验证测试阶段 2、DVT指设计验证测试阶段 3、PVT指生产验证测试阶段 4、MP指量产阶段1、EVT (Engineering Verification test phase)工程验证测试阶段，产品开发初期的设计验证。产品刚设计出来仅为工程样品，会存在很多问题，此阶段的重点是对产品的主要功能 ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Tue, 19 Nov 2024 00:43:41 +0000</pubDate>
    </item>
    <item>
      <title>半导体EDA是什么</title>
      <link>https://www.bdtb6666.com/thread-102-1-1.html</link>
      <description><![CDATA[‌半导体EDA是电子设计自动化（Electronic Design Automation，简称EDA）的简称
，它是半导体工业软件中的核心工具，被誉为半导体工业软件皇冠上的明珠。‌ EDA技术
利用计算机为工具，融合了图形学、计算数学、微电子学、拓扑逻辑学、材料学及人工
智能等技术，自动完 ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Tue, 20 Aug 2024 19:11:38 +0000</pubDate>
    </item>
    <item>
      <title>&quot;半导贴吧&quot;盛大上线：共创未来科技新风景</title>
      <link>https://www.bdtb6666.com/thread-9-1-1.html</link>
      <description><![CDATA[尊敬的访客朋友们：
     今天，我们迎来了“半导贴吧”的正式上线，这是一个交流分享、共同成长的平台。在这里，我们汇聚了一群对半导体行业充满热情的伙伴，无论您是生产人员、工程师、研究人员、企业家，抑或是对半导体技术充满好奇的爱好者，我们都欢迎您的加入！
  ...]]></description>
      <category>EDA/IP</category>
      <author>admin</author>
      <pubDate>Mon, 15 Jul 2024 05:38:16 +0000</pubDate>
    </item>
  </channel>
</rss>